|
【产品特色】
& r% P3 W6 l h+ y9 r' L1 c9 m1、支持完整的NIOSII开发,支持NiosII/e,NiosII/s和NiosII/f三个系列的NIOSII CPU。
7 y" ~& r+ B! X2、支持uCLinux,提供ucLinux运行所需的软硬件;. _4 W! A) Q+ q5 S
3、提供USB2.0 数据接口,480Mbps传输速度,可以作为算法验证和高速数据采集板;/ [) G# \+ a1 D# w% n9 G2 V$ H! W
4、提供接口丰富的扩展板,针对音频,视频,网络和无线等应用提供参考设计;+ }! Z# v, s' b# ^3 P( ?
5、随板提供丰富的IP Core设计,同时网站会陆续发表IP Core的升级版本和最新的IP Core。
1 V5 `% v q" C% i% M+ ~2 n6、面向国内外开发型用户,可独立/或用户量身定制扩展板,满足各种特定应用
1 s1 v9 |/ u7 {( a: F& w$ N* ]6 u* W. ^* U
【产品清单】/ I" M$ S: _6 S8 z. C6 q" i
1、RCII-CY1C12开发板 1块
a- a( O# P _. g2、ByteBlasterII 下载电缆 1条/ M6 v1 s9 s; u7 V T
3、串口连接线 1条
' u. l F3 `! M6 y& \; |2 C2 l: X, _4、USB连接线 1条
. ` F. d" E% ]% y3 d: G5、5V, 1A电源 1个
7 }# v, g m& u/ d Z. z4 k2 o6、标准的16×2液晶模块 1个
$ I& T3 R# o) `' O H; r7、配套DVD光盘 1张
$ F- p- n ]; X
1 q3 o4 h0 e! Q2 F6 ]【RCII-CY1C12开发板硬件配置】
4 G. U0 C, c% c% D- T/ R 采用4层板工业标准精心设计:( L, z4 J. u T1 H- K z4 A$ v7 U+ d3 D& S
1、FPGA芯片:EP1C12Q240
( p% z! n8 _& q O: N) o9 ?% ~1 j7 x 12,060LEs,相当于30万门规模。: `: f3 h) h! |9 H
2、配置芯片:EPCS4
% P+ u6 R- n J3、512K Byte 高速,异步SRAM" M$ G5 H. U8 V$ }" z2 J
一片256K×16Bit的ASRAM,独立的字节使能信号+ S' }6 v$ I9 R( r9 T
4、16M Byte 高速SDARM
[3 p' \. s2 @$ u. \ 一片4M×32Bit SDRAM ,最高143MHz读写速度;* [8 z$ {3 i: |+ ] ^+ I
5、4M Byte 快速FLASH
# [! `" J* v6 `1 K- h 一片 4M×8Bit 或者 2M×16Bit Flash读写速度为90ns;
# s0 C2 R8 U$ ~. x! ~ 灵活的页面方式,可以用来存储FPGA配置文件或者操作系统镜像文件;
8 u, v1 |2 l1 U6 c6、9针RS-232 串口
( S1 A9 A, M7 S! ]% c7 c 实现与计算机的数据通讯;7 e0 R+ g+ I2 r7 E
辅助调试,结果输出;% }7 n9 ]. c6 N& I( v* Y+ {3 g5 a1 W. B
7、8色的VGA接口
+ x$ n( i6 O) t7 P# U' e; c# P 直接VGA显示器对接,实现8种演示的显示;
7 g" X0 h: W* X7 }; f 用于验证VGA时序;
4 s7 G3 G+ U$ h& j; }8、PS/2鼠标,键盘接口- T* y) M, L/ p3 H" a0 S* Z
标准的鼠标、键盘接口,支持3.3V和5V设备,可以用来验证PS/2的接口协议,实现一个IO设备扩展;' A+ x# g" @8 B, F% n- g
9、USB2.0高速数据接口
, Z; s9 \, J, L 采用了应用广泛,性能稳定的Cypress公司CY68013A芯片实现了USB接口 的扩展,能够与计算机之间实现高速的数据传递;" J, B9 Z; Y: j+ W& f% i) O
10、USB1.1实验接口
R9 j5 o/ F2 N) |# a) c 直接扩展FPGA的IO到USB接口,用于评估FPGA上实现USB IP核的性能;
" x2 S9 k# Y9 g; L" E11、LCD接口
0 K. q9 q3 L/ z+ T1 L 标准的字符型液晶模块接口,提供16×2字符液晶的控制方法和驱动程序;! V# P9 E! f9 Q3 {/ Z5 ^ b3 I8 N- ]
12、功能扩展接口" ~$ J" {) P; v- |5 v
通过相应的扩展板,可以实现Video,Audio和网络等应用。- ]' t: K7 Z, H; N7 g: N
用户也可以开发自己定义的接口板。
3 V9 V) {! j5 A3 L0 X5 o3 X1 Z2 S; ^* b/ @( i4 K5 X; J2 r1 t# v, z. ?
【配套软件】- `. P5 Q. L4 |4 Q5 p6 B ?
1、NiosII开发工具,包括4 _ u' i* j. O8 t, f1 V
>NisoII 集成开发环境(IDE 5.0). s) Q5 Y5 b, e+ S3 Q& y, A! I5 r
>GNU工具3 }( Z1 I) E1 z$ O1 N: j6 i+ M2 K! \3 x, ?
>NiosII指令仿真器(ISS)
{& k |8 q' [2、带有开发许可的Micro uC/OS-II实时操作系统及其uCLinux Boot% D, ?* g. _1 R7 [
3、LightWeightIP TCP/IP堆栈7 u. \8 C" W$ N; |( ~7 U2 C
4、QuartusII设计软件,5.0版 + SP2补丁,支持全系列CycloneI/II芯片;
$ I. s- D/ m+ E& _" c7 _- B5、SoPC Builder标准微处理器外设库
7 a2 u5 [3 y3 X3 A y! Y+ r6、Microtronix NiosII Linux开发包,1.4版本,支持QuartusII5.0和NIOSII 5.0# v/ E8 `* a( O
7、FPGA/ASIC设计资源,包括教材,代码,参考设计等,超过1GB的参考资料$ f+ N1 P2 h+ O8 Z( B
) p0 w1 z5 l4 q; ~0 ?【设计文档】& O2 U2 p- {4 s: a. l- W
1、开发板用户手册
$ G6 Y9 t$ B" I) ~- F2、开发板原理图(pdf格式)
3 U7 M+ S; Y! u+ v( b3、 QuartusII和NIOSII IDE安装指导和入门教程; E% Y0 W$ D7 z* C9 d
4、Verilog HDL/VHDL教学实验指导手册
2 A2 {4 j. [) f! d5、NIOSII嵌入式系统L教学实验指导手册2 m& I1 y v+ \8 t9 j/ j! E! A
6、主要芯片的数据手册和仿真模型(HDL语言描述模型,用于系统仿真)! w7 Q& c% F) d
5 O* w, z- V& K! N2 u' D【HDL硬件设计开发实例】
0 m% M& c; z$ }, i$ s目录8 L5 R* _& r2 M! L2 `
前言 1
/ n7 F+ V! B4 e, p& F1 j' _6 ]第一章 ALTERA QUATUSII 5.0使用介绍 3
9 \) l5 M( O' b" _% L3 c& l1 概述 3
3 G5 b4 g4 J1 h4 S- f A2 QUATUSII 设计过程 55 j* K) e$ P# R0 d l, n
3 建立工程 5. r. ]2 r; ~ h6 Q9 J
4 建立设计 6) g0 U7 l6 I2 G9 D& X3 Z- g/ h
2.2.1 使用QUATUSII BLOCK EDITOR 建立原理图文件 8
6 U$ B# x0 Q" m9 g; h" C2.2.2 使用 QUARTUS II TEXT EDITOR 8
% ]7 u3 E* t4 i2.2.3 使用 VERILOG HDL、VHDL 与 AHDL 99 K8 c9 w9 N- B$ Q4 K
3 编译综合设计 9
+ @4 m% d8 k k0 a' I, ^- k; W% I4 仿真工程 11
, s( E; q2 M3 i/ b- }5 分配设备与管脚 13( T/ j* A% t/ _$ B& D ^* P/ r
6 程序下载 16& c: V6 X5 d% ~3 U& Z" P% }7 O
7 调试与软件逻辑分析仪的使用 18$ L( }4 C, U) g# @
2 设置触发器 19
0 t% ]& h3 M. Q8 N第二章 数字电路与数字系统实验 20
: d$ q3 x1 v' l3 ]# O/ C第一部分 基础实验 20; ^( d# K$ D" y& I
实验一 3/8 译码器 20* p) h# _5 _8 N7 h/ P
实验二 分频器 23/ O! _: [' D6 J0 b3 _- g
实验三 基于LPM核的正弦函数发生器 25
& b5 \* w/ M! ? `; O第二部分 接口控制实验 37
) N) L- l7 R% a: @实验四 LCD显示实验 379 }: A0 v0 \+ P/ k, y5 `/ Y
实验五 RS-232串口控制器 402 d4 c6 v$ h/ Y' ?* n$ ^ c
实验六 VGA控制输出实验 441 X" X8 U) W* p, M0 c% d- w
实验七 PS/2键盘控制器实验 46
* j. Z; s2 r7 K9 A+ N& ~实验八 接口互连实验 50" o# o; F0 w6 M0 i
第三部分 综合实验 52
5 R- v! T _- L4 Z4 Q% [9 f0 m实验十四 综合实验 527 V1 F8 O8 |- S- q$ P* k
6 i$ d+ Y& ^; Y2 D& [9 J
【NIOSII设计开发实例】0 i8 ]5 }( _$ Q- }5 J! V* h
- X; }) f3 `4 P. T0 ~& k2 ?+ U) U4 [第一部分 NIOSII使用说明 2
$ d/ J! u) l/ K8 _: m- {1 NIOSII 介绍 2
" }6 ?2 ^0 |! D; g5 C2 NIOSII 设计流程 6
& b9 M4 | u: l* d# E第二部分 NIOSII上机实验 9
" P! @5 G; i! h实验一 NIOSII 开发流程实例---LED显示 92 S& C; E. ~4 H g! r4 b
实验二 标准NIOSII硬件系统的组建 36( J5 c" V8 {$ X+ V
实验三 实现UART— JTAG主机与FPGA之间的通信 46
3 n Q2 f2 b. U% Y1 [) ]. S实验四 SYSTEM ID 实验 49
- i# G5 [! d+ L3 }. B$ ~3 q实验五 实现串口通信 51
* N2 {* X% y# y. B5 m实验六 实现LCD显示 55
4 F1 X2 k% q( N) _; W0 P# }, c实验七 按键触发与计数器 577 R g, Y- x" G7 G) F% {
实验八 简单数字钟 60
( A2 { ], n* M9 N- `3 Q试验九 FLASH功能测试实验 62
' H- d2 ?3 P' M9 |3 {, K4 M+ w实验十 NIOSII综合实验
4 F# U" |3 N; T( {, ?( E3 q# ^ G# t% S6 a- w3 |* p- [$ h
【IP Core设计开发实例】2 _0 m- U2 Y% A% v7 r# d% I* g
1、彩色空间变换YCbCr2RGB(RIC-V01)
% L4 j/ Y* W: S8 H2、RS编码器(RIC-C01)
) S9 _7 s4 E$ O- h" c" ~# r! W6 K: P3、SDRAM控制器(RIC-M01)
2 ]; w# A8 C" n0 {7 E" e5 Y& Y IP Core设计不断更新中。
2 ^0 X, ?* F2 G' ? |
) A5 P @7 ?4 O! M" \' l6 }" u% e( _【其他设计开发实例】! h: H" N, B c8 ^. C2 @
1、USB2.0接口芯片与PC通讯实例
+ t, l% O ?% t2、视频采集和输出芯片配置实例
; M+ Z: g- H% P3 j. u 更多设计开发实例请登陆网站的浏览。
5 u0 { ^' c, d; j7 _# E
! O5 ~6 _! C+ _0 f) b【选配扩展板】
9 e T- R" q5 s3 U1 g1、视频输入扩展板【¥300】
" M) U8 T6 Z/ t 采用了应用广泛的SAA7113芯片,实现视频信号的采集。输入接口采用通用的AV接口。
, W7 x6 e$ E# B j$ @# t. Y0 J2 W7 u: v
& c3 `) x* y/ E3 ]" o0 V$ O
2、视频输出扩展板【¥300】 A8 \5 d) c: Y6 y2 U- J( r2 u
采用了应用广泛的SAA7121芯片,实现视频信号的输出。输出接口采用通用的AV接口。
! a4 m) H3 Z! v$ [; g$ G
! [; s" J% ^- f& i. m( `; y. @. L6 F# Z
3、音频输入输出扩展板【¥300】
) e. F# @; g: Y% R
1 Q) i J# x/ q4 a3 G/ F( z7 H/ z" y9 k& Y3 y( ^. [* K
4、视频输入输出扩展板【¥600】
* B( |$ I1 u* j2 O# Q6 I7 m 采用了应用广泛的SAA7113和SAA7121芯片,实现视频信号的采集和输出。输入输出接口采用通用的AV接口。- a( }, W- _- F) @5 G
提供Video Loopback测试程序和叠加字符程序。
6 J! E* f# |* [& Q! j
! n' A5 B6 s- g9 `- X3 q) a7 o/ Y# ?# E
5、网络扩展板【¥600】
3 E) y$ p( L% n# o 采用10M/100M的以太网物理层/介质访问控制(PHY/MAC)芯片,LAN91C111,兼容Altera原厂开发板网络接口和设计实例。
" J3 P& E7 b1 j5 v$ g% b# a
. b! Y0 l$ l, \. h; r! X2 K6、USB-Blaster 下载电缆【¥400】, O2 ~) J; X$ K; x; S
调试uClinux需要下载内核和烧写flash,如果采用ByteBlasterII电缆,速度很慢,所以我们推荐您采用USB-Blaster下载电缆。
4 l- x9 v- G1 N: k a3 ]
- S' @, R5 E* [' i / u" A8 d! |. G+ s
/ ?# T# `+ E( S7 J; O
# F" {# s) J6 A7 m8 u2 l) K特别声明:
) Z* p/ C: T' p: v 由于近期网络邮购部定单火爆,有很多电话咨询担心网络邮购的安全可靠,故本站发表声明如下!
1 P) m1 t9 \8 A9 G% K' R 本站为正规公司运做,信义可靠!
' a3 v0 E' |( N; V" r 北京方面的客户可以直接来北京中关村中发2112柜台取货购买!(坐车到海淀黄庄下车,中发电子大厦2112柜)如何找到柜台请点这里* j2 ]$ W% Z1 E$ M7 v, `' j
不方便到柜台的客户可以选择银行汇款邮购,免去您的奔波劳碌。本站有大量发货单据可证明邮购的真实性! 查看发货单据请点这里
6 N ]0 S3 g- t具体购买及汇款方式请登陆我们网站:3 b8 t, _' Z0 ^) E8 c7 R! u
网址:/xw/bzxw/200602/198.asp查看 如何汇款购买请点这里$ K. O" T& D1 W3 R: W
详细情况也可拨打电话咨询:& a) E" q" P+ l" z
电话: 010-51299598 62535108-11 FAX:010-62538108-17
* d7 s. y- d6 i5 s7 { 010-82625208 手机:13671276968 " Z- n; e" N9 \% }
公司门市地址:北京市海淀区中发电子大厦2楼2112柜台
$ n, P2 C `( q1 n. o网址: http://www.dz51.cn http://www.dz51.com
6 U( M9 T. e7 u) P5 v1 S1 W4 s E-Mail: dz51.com@163.com dz51123@sohu.com dz51123@sina.com sunjingyun488@sohu.com. a8 r6 v* T* s2 B% K( J
QQ:349646210 (dz51验证) MSN:dz51.com@163.com |
|